74LS373的工作原理是什么?

373为三态输出的八

八D

74hc373锁存器作用 74hc系列锁存器74hc373锁存器作用 74hc系列锁存器


74hc373锁存器作用 74hc系列锁存器


锁存器(3S,锁存允许输入有回环特性)

D透明锁存器,共有

54/74S373

和54/74LS373

两种线路

结构型式,其主要电器特性的典型值如下(不同厂家具体值有别):

tPd

PD

54S373/74S373

525mW

17ns

373

的输出端

O0~O7

当三态允许控制端

OE

为正常逻辑状态,可用来驱动负载或总

线。当锁存允许端当

OE

为高电平时,O0~O7

呈高阻态,即不驱动总线,也不为总线的负载,但

锁存器内部的逻辑作不受影响。

为高电平时,O

随数据

为低电平时,O

已建立的数据电平。

当LE

400mV。

D0~D7

OE

三态允许控制端(低电平有效)

O0~O7

输出端

真值表:

DnLEOEOnHHLHLHLLXLLQ0XXH高阻态

74hc373时序图?

HC是CMOS的啊,晕

74hc373373为三态输出的八 D 透明锁存器,共有 54/74S373 和 54/74LS373 两种线路。结构型式,其主要电器特性的典型值如下(不同厂家具体值有别):型号 tPd PD54S373/74S373 7ns 525mW54LS373/74LS373 17ns 120mW373 的输出端 O0~O7 可直接与总线相连。当三态允许控制端 OE 为低电平时,O0~O被锁存在7 为正常逻辑状态,可用来驱动负载或总线。当 OE 为高电平时,O0~O7 呈高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑作不受影响。当锁存允许端 LE 为高电平时,O 随数据 D 而变。当 LE 为低电平时,O 被锁存在已建立的数据电平。

ADC0809做4路AD转换为什么要用到74LS373?

型号

从电路看74LS373(8D锁存器)仅用做ADC的输入选通,并没有用它来锁存转换数据,ADC0809内置了8通道输入选择器,BCA为000时选通IN0,001时选通IN1以此类推,至于采保电路主要看输入模拟信号的类型,对那些变化较慢的信号比如温度、湿度、压力等等则不需要,对于变化较快的信号可能就需要。

74LS373

请教74HC373与74LS373的区别,与573的区别?

简要说明锁存允许端:

用的时候是得加上拉电阻啊

网上可以查到他们的逻辑表达式和真值表。

74ls373和74hc573都是八D锁存器,74ls373是TTL器件,电源电压是5V。74hc573是高速CMOS器件,电源电压范围是2V

-6V。74ls373和74hc573的引脚排列不一样。

74HC373的工作原理

数据输入端

当 LE 端施密特触发器的输入滞后作用,使交流和直流噪声抗扰度被改善 400mV。管脚说明: 1 OE 3-state output enable input (active LOW) 2, 5, 6, 9, 12, 15, 16, 19 Q0 to Q7 3-state latch outputs 3, 4, 7, 8, 13, 14, 17, 18 D0 端施密特触发器的输入滞后作用,使交流和直流噪声抗扰度被改善to D7 data inputs 10 GND ground (0 V) 11 LE latch enable input (active HIGH) 20 VCC itive supply voltage —— —— ——

74ls148与74ls373的功能区别

为低电平时,O0~OLE7

两个芯片虽然同是8位元输入,但功能是截然不同的。74LS148是8线输入,3位元即8进制数据输出的译码器,特点是高位元有输入优先权,即当b7是高位时,不管b6至b0是高是低,输出是8进的7,也就是2进111,余此类推,即是8线在同一时间只有1线是有效输入:

锁存器的型号有何区别

引出端符号:

74HC373与573最相似,逻辑功能完全一样,不过管脚分布不同,使用的时候是573比较有优势,利于布线D而变。当。

138是三线—八线译码器,393是双四位二进制计数器;14是带有施密特的反相器,573是锁存器。四者逻辑功能完全不一样。

74hc373与74LS273N的区别

引脚图54LS373/74LS373

74hc373是CMOS的八D锁存器(三态同相),1脚低电平时控制输出,工作电源电压2V - 6

可直接与总线相连。

74LS273N是TTL的八D触发器(单输出,共时钟)1脚低电平时清0,工作电源电压5V.封装是双列直插.

如何使用74LS373锁存器实现数码管动态显示

LE

郭天祥用74HC573,是因为他要节约使用I/0口,用了锁存器后,数码管的位选口和段选口可以用同一个I/O口,所以你用实验箱的时候,完全7ns可以将位选口和段选口连在不同的I/O口上